这里会显示出您选择的修订版和当前版本之间的差别。
后一修订版 | 前一修订版 | ||
icore3_fpga_7 [2019/12/23 17:41] zhangzheng 创建 |
icore3_fpga_7 [2022/03/18 15:40] (当前版本) sean |
||
---|---|---|---|
行 1: | 行 1: | ||
- | [[http://www.cnblogs.com/xiaomagee/p/5254024.html]] | + | | **银杏科技有限公司旗下技术文档发布平台** |||| |
+ | |技术支持电话|**0379-69926675-801**||| | ||
+ | |技术支持邮件|Gingko@vip.163.com||| | ||
+ | ^ 版本 ^ 日期 ^ 作者 ^ 修改内容 ^ | ||
+ | | V1.0 | 2019-02-18 | gingko | 初次建立 | | ||
+ | |||
+ | ===== 实验七:基础逻辑门实验——逻辑门使用 ===== | ||
+ | |||
+ | ==== 一、 实验目的与意义 ==== | ||
+ | |||
+ | - 了解基础逻辑门 | ||
+ | - 掌握基础逻辑们的使用方法 | ||
+ | - 掌握 QuartusII 集成开发环境使用方法 | ||
+ | ==== 二、 实验设备及平台 ==== | ||
+ | - iCore3 双核心板。[[https://item.taobao.com/item.htm?id=524229438677|点击购买]] | ||
+ | - Blaster(或相同功能)仿真器。[[https://item.taobao.com/item.htm?id=554869837940|点击购买]] | ||
+ | - Mico USB 线缆。 | ||
+ | - QuartusII 开发平台。 | ||
+ | - 装有 WIN XP(及更高版本)系统的计算机。 | ||
+ | ==== 三、 实验原理 ==== | ||
+ | * 如果几个条件满足一定关系,某一事件就会发生,这种关系叫做逻辑关系。该实验取常用的逻辑门(与门,或门,非门等),以两个输入信号为条件信号,其中一个为按键输入,另一个为计数器产生,经过不同的逻辑门得到不同的逻辑输出。 | ||
+ | ==== 四、 实验步骤 ==== | ||
+ | - 把仿真器与 iCore3 的 JTAG 调试口连接; | ||
+ | - 把 iCore3 通过 Micro USB 线与计算机连接,为 iCore3 供电; | ||
+ | - 打开本实验工程; | ||
+ | - 打开 tool -> Netlist viewer -> RTL viewer 观察各个逻辑连接; | ||
+ | - 打开 Signal_TapII 逻辑分析仪观察分析波形; | ||
+ | ==== 五、 实验现象 ==== | ||
+ | |||
+ | 在 Signal_TapII 逻辑分析仪上分析波形,对比输入信号及逻辑关系,可以看到输出结果是正确的 |