跳至内容
用户工具
登录
站点工具
搜索
工具
显示页面
修订记录
反向链接
最近更改
媒体管理器
网站地图
登录
>
最近更改
媒体管理器
网站地图
您的足迹:
icore4tfpga_4
您载入了该文档旧的修订版!
如果您保存了它,您就会用这些数据创建一份新的修订版。
媒体文件
| **银杏科技有限公司旗下技术文档发布平台** |||| |技术支持电话|**0379-69926675-801**||| |技术支持邮件|Gingko@vip.163.com||| |技术论坛|http://www.eeschool.org||| ^ 版本 ^ 日期 ^ 作者 ^ 修改内容 ^ | V1.0 | 2019-02-1 | gingko | 初次建立 | ===== 实验四:Signaltap实验——查看LED信号 ===== ==== 一、 实验目的与意义 ==== - 掌握QuartusII调试工具Signaltap的使用方法 - 掌握QuartusII的使用方法 ==== 二、 实验设备及平台 ==== - iCore4T 双核心板 - Blaster(或相同功能)仿真器 - Micro USB线缆 - Keil MDK 开发平台 - Quartus开发平台 - 电脑一台 ==== 三、 实验原理 ==== 以led驱动程序为例,通过使用signaltap工具查看led信号的状态,使用户掌握signaltap的基本使用方法。 ==== 四、 Signaltap使用方法 ==== 1、将硬件正确连接,如图4.1所示。 {{ :icore4t:icore4t_fpga_4_1.png?direct |图4.1}} 2、打开实验三中已经分配好引脚且功能正确的工程进行重编译,然后打开Signaltap工具Tool->Signaltap II Logic Analyzer,如图4.2所示。 {{ :icore4t:icore4t_fpga_4_2.png?direct |图4.1}} 3、点击Setup添加仿真器设备,如图4.3所示。 {{ :icore4t:icore4t_fpga_4_3.png?direct |图4.1}} 4、添加目标仿真文件(.sof),一般该文件存放在output file文件夹下,如图4.4所示。 {{ :icore4t:icore4t_fpga_4_4.png?direct |图4.1}} 5、添加采样时钟,如图4.5所示。 **注意**:一般采样时钟不能小于目标信号的2倍。 {{ :icore4t:icore4t_fpga_4_5.png?direct |图4.1}} 6、选择采样时钟信号,首先设定Filter为SinalTap II:pre-synthesis,然后点击List,在下面信号列表中选择所需的采样时钟信号,如图4.6所示。 {{ :icore4t:icore4t_fpga_4_6.png?direct |图4.1}} 7、配置采样存储空间大小,根据芯片可利用存储空间和采样需要进行确定其大小,本实验选择1k采样存储空间,如图4.7所示。 {{ :icore4t:icore4t_fpga_4_7.png?direct |图4.1}} 8、双击空白处,添加目标采集信号,如图4.8所示。 {{ :icore4t:icore4t_fpga_4_8.png?direct |图4.1}} 9、选择采样时钟信号,首先设定Filter为SinalTap II:pre-synthesis,然后点击List,在下面信号列表中目标采样信号,如图4.9所示。 {{ :icore4t:icore4t_fpga_4_9.png?direct |图4.1}} 10、点击File->Save as将文件保存,如图4.10所示。 {{ :icore4t:icore4t_fpga_4_10.png?direct |图4.1}} 11、设置保存的文件名称(led_stp),路径可以默认也可以自行设定,如图4.11所示。 {{ :icore4t:icore4t_fpga_4_11.png?direct |图4.1}} 12、回到Quartus主界面,保存工程并重新编译,如图4.12所示。 {{ :icore4t:icore4t_fpga_4_12.png?direct |图4.1}} 13、回到Signaltap界面点击下载按钮下载程序,如图4.13所示。 {{ :icore4t:icore4t_fpga_4_13.png?direct |图4.1}} 14、点击单次采样按钮进行采样,可观察到采集的fpga_led信号为低电平,且开发板表现为led亮,与程序描述一致,采样结果如图4.14所示。 {{ :icore4t:icore4t_fpga_4_14.png?direct |图4.1}} 15、点击Setup可对才阿姨那个信号进行一些触发条件设置,在此处就不一一说明介绍,如图4.15所示。 {{ :icore4t:icore4t_fpga_4_15.png?direct |图4.1}} ==== 五、 拓展实验 ==== - 将程序中fpga_led输出改为高电平,然后观察开发板led亮灭情况和Sinaltap采样的信号变化; - 操作连续采样按钮和停止按钮; - 设定信号触发条件,观察采样现象变化。
保存
预览
取消
编辑摘要
当您选择开始编辑本页,即寓示你同意将你贡献的内容按下列许可协议发布:
豫ICP备18022004号-1
icore4tfpga_4.1581960136.txt.gz
· 最后更改: 2020/02/18 01:22 由
zgf
页面工具
显示页面
修订记录
反向链接
回到顶部