银杏科技有限公司旗下技术文档发布平台 | |||
技术支持电话 | 0379-69926675-801 | ||
技术支持邮件 | Gingko@vip.163.com | ||
购买链接 | |||
版本 | 日期 | 作者 | 修改内容 |
---|---|---|---|
V0.1 | 20230207 | XiaomaGee | 初次建立 |
序 号 | 名 称 | 下载链接 |
1 | 机械尺寸 | GT6002机械尺寸图v1.0.pdf |
2 | 扩展引脚分布 | GT6002扩展引脚分布v1.0.pdf |
3 | 数据手册 | GT6002数据手册V1.0-中文.pdf |
4 | 出厂测试说明 | 待更新 |
5 | 测试demo | 待更新 |
6 | PCB库 | 购买后提供 |
7 | 原理图符号 | 购买后提供 |
8 | ARM实验例程包 | 购买后提供 |
9 | FPGA实验例程包 | 购买后提供 |
10 | 资料版本信息更新说明 | 待更新 |
1、异构双核心:具有典型的串行处理器(ARM) + 并行逻辑(FPGA)两套独立功能单元,可同时完成复杂事务处理和并行计算、控制功能。
2、便捷性:使用39.6 * 39.6 mm的邮票孔封装,既可与底板搭配,组成学习套件开发板,又可以将核心板嵌入到用户自己的系统中,简化用户自己的产品开发。
3、ARM:采用Cortex-M4内核的STM32F407IG,具有168MHz主频,具有高性能、低功耗特点,适用于工业控制、人机界面、白色家电、电机驱动等应用领域。
4、FPGA:采用易灵思Trion系列T20 FPGA芯片,多达19728个逻辑资源,具有功耗低、性能强、资源多等优点,可用于并行处理、实时性处理及逻辑管理等功能。
5、电源特性:采用专业集成电源管理芯片,ARM、FPGA BANK及内核采用独立电源供电,保证ARM、FPGA安全稳定工作。
6、资源丰富:
[a]内置128KB RAM,512KB FLASH,为用户程序设计和计算提供了大量缓存; [b]内置eeprom; [c]内置8MB SPI Flash,可用于文件存储; [d]ARM和FPGA均有引出调试接口,通过连接下载器可完成在线仿真、调试; [e]邮票孔扩展 UART接口 [f]邮票孔扩展 ADC/DAC [g]邮票孔扩展 I2C接口 [h]邮票孔扩展 SPI接口 [i]邮票孔扩展 ARM IO 50个 [j]邮票孔扩展 FPGA IO 77个
7、应用领域:测试测量、自动控制、数据采集、运动控制、接口通信、协议栈转换、物联网
DEMO 代码包下载 待更新
GT6002 Demo 测试手册 待更新
例程一 | 认识STM32——环境搭建与调试下载 |
例程二 | GPIO输出实验——ARM驱动LED |
例程三 | GPIO输入实验——读取ARM GPIO状态 |
例程四 | EXTI外部中断输入实验——读取ARM GPIO状态 |
例程五 | UART通信实验——通过命令控制LED |
例程六 | SYSTICK定时器实验——定时点亮LED |
例程七 | IWDG看门狗实验——复位ARM |
例程八 | WWDG看门狗实验——复位ARM |
例程九 | 定时器PWM实验——呼吸灯 |
例程十 | ADC实验——电源监控 |
例程十一 | DAC实验——输出直流电压 |
例程十二 | DAC实验——DDS输出正弦波 |
例程十三 | RTC实时时钟实验——显示日期和时间 |
例程十四 | DMA实验——储存器到存储器的传输 |
例程十五 | 通用定时器实验——定时点亮LED |
例程十六 | FATFS实验——文件操作 |
例程十七 | USB_CDC实验——高速数据传输 |
例程十八 | USB_HID实验——双向数据传输 |
例程十九 | USB_MSC实验——读/写U盘(大容量存储器) |
例程二十 | USB_VCP实验——虚拟串口 |
例程二十一 | LAN_TCPC实验——以太网数据传输 |
例程二十二 | LAN_TCPS实验——以太网数据传输 |
例程二十三 | LAN_UDP实验——以太网数据传输 |
例程二十四 | LAN_HTTP实验——网页服务器 |
例程二十五 | LAN_DHCP实验——动态分配IP地址 |
例程二十六 | LAN_DNS实验——域名解析 |
例程二十七 | MODBUS TCP实验——电源监控 |
例程二十八 | DAM_LAN实验——高速数据传输 |
例程二十九 | FSMC实验——读写FPGA |
例程三十 | DMA实验——读写FPGA |
例程三十一 | U_DISK_IAP_FPGA实验——更新升级FPGA |
例程三十二 | HTTP_IAP_FPGA实验——更新升级FPGA |
例程三十三 | UART_IAP_ARM实验——更新升级STM32 |
例程三十四 | SD_IAP_ARM实验——更新升级STM32 |
例程三十五 | U_DISK_IAP_ARM实验——更新升级STM32 |
例程三十六 | HTTP_IAP_ARM实验——更新升级STM32 |
例程三十七 | STM32产生随机数据实验 |
例程三十八 | DSP_MATH实验 |
例程一 | 认识FPGA——环境搭建与调试下载 |
例程二 | GPIO输出实验——使用Efinity建立和编译工程 |
例程三 | Interface引脚配置实验(含PLL的使用) |
例程四 | Programmer下载实验——下载FPGA程序 |
例程五 | GPIO输入实验——识别按键输入 |
例程六 | Debugger实验——在线调试工具的使用 |
例程七 | 基础逻辑门实验——逻辑门使用 |
例程八 | 软件复位信号实验——全局复位信号 |
例程九 | PWM输出实验 |
例程十 | 有限状态机实验——一段式状态机 |
例程十一 | 有限状态机实验——二段式状态机 |
例程十二 | 有限状态机实验——三段式状态机 |
例程十三 | 3-8译码器实验——FPGA实现3-8译码器 |
例程十四 | Modelsim联合仿真实验 |
例程十五 | FSMC总线通信实验——复用地址模式 |
例程十六 | FSMC总线通信实验——独立地址模式 |
例程十七 | 基于UART的ARM与FPGA通信实验 |
例程十八 | 基于SPI总线的ARM与FPGA通信实验 |
例程十九 | 基于I2C总线的ARM与FPGA通信实验 |
例程二十 | 基于RAM的ARM+FPGA数据存取实验 |
例程二十一 | 基于FIFO的ARM+FPGA数据存取实验 |